您当前的位置: 首页 > 新闻 > 其他

台积电公布A16 1.6nm工艺:对比2nm性能提高10%、功耗降低20%

来源:芯智讯   编辑:非小米 时间:2024-04-26 02:48人阅读

美国当地时间4月24日,台积电在美国举办了“2024年台积电北美技术论坛”,披露其最新的制程技术、先进封装技术、以及三维集成电路(3D IC)技术,凭借此领先的半导体技术来驱动下一代人工智能(AI)的创新。

据了解,台积电在此次的北美技术论坛中,首度公开了台积电A16(1.6nm)技术,结合领先的纳米片晶体管及创新的背面供电(backside power rail)解决方案以大幅提升逻辑密度及性能,预计于2026年量产。

台积电还推出系统级晶圆(TSMC-SoWTM)技术,此创新解决方案带来革命性的晶圆级性能优势,满足超大规模数据中心未来对AI的要求。

台积电指出,适逢台积电北美技术论坛举办30周年,出席贵宾人数从30年前不到100位,增加到今年已超过2,000位。

北美技术论坛于美国加州圣塔克拉拉市举行,为接下来几个月陆续登场的全球技术论坛揭开序幕,本技术论坛亦设置创新专区,展示新兴客户的技术成果。

台积电总裁魏哲家博士指出,我们身处AI赋能的世界,人工智慧功能不仅建置于数据中心,而且也内置于个人电脑、移动设备、汽车、甚至物联网之中。

台积电为客户提供最完备的技术,从全世界最先进的硅芯片,到最广泛的先进封装组合与3D IC平台,再到串连数位世界与现实世界的特殊制程技术,以实现他们对AI的愿景。

台积电公布A16 1.6nm工艺:对比2nm性能提高10%、功耗降低20%

此次论坛公布新技术包括:

台积电A16技术

随着台积电领先业界的N3E技术进入量产,接下来的N2技术预计于2025年下半年量产,台积电在其技术蓝图上推出了新技术A16。

据介绍,A16将结合台积电的超级电轨(Super PowerRail)构架与纳米片晶体管,预计于2026年量产。

该超级电轨技术将供电网络移到晶圆背面,为晶圆正面释放出更多信号网络的布局空间,借以提升逻辑密度和性能,让A16适用于具有复杂信号布线及密集供电网络的高效能运算(HPC)产品。

台积电表示,相较于N2P制程,A16在相同Vdd(工作电压)下,速度增快8-10%,在相同速度下,功耗降低15-20%,芯片密度提升高达1.10倍,以支持数据中心产品。

台积电公布A16 1.6nm工艺:对比2nm性能提高10%、功耗降低20%

台积电公布A16 1.6nm工艺:对比2nm性能提高10%、功耗降低20%

台积电创新的NanoFlex技术支持纳米片晶体管

台积电即将推出的N2技术将搭配TSMC NanoFlex技术,展现台积电在设计技术协同优化的崭新突破。

TSMC NanoFlex为芯片设计人员提供了灵活的N2标准元件,这是芯片设计的基本构建模块,高度较低的元件能够节省面积并拥有更高的功耗效率,而高度较高的元件则将性能最大化。

客户能够在相同的设计内存块中优化高低元件组合,调整设计进而在应用的功耗、性能及面积之间取得最佳平衡。

N4C技术

台积电还宣布将推出先进的N4C技术以因应更广泛的应用。

N4C延续了N4P技术,晶粒成本降低高达8.5%且采用门槛低,预计于2025年量产。

据介绍,N4C提供具有面积效益的基础硅智财及设计法则,皆与广被采用的N4P完全兼容,因此客户可以轻松移转到N4C,晶粒尺寸缩小亦提高良率,为强调价值为主的产品提供了具有成本效益的选择,以升级到台积电下一个先进技术。

CoWoS、系统整合芯片、以及系统级晶圆(TSMC-SoW)

台积电的CoWoS是AI革命的关键推动技术,让客户能够在单一中介层上并排放置更多的处理器核心及高带宽内存(HBM)。

同时,台积电的系统整合芯片(SoIC)已成为3D芯片堆叠的领先解决方案,客户越来越趋向采用CoWoS搭配SoIC及其他元件的做法,以实现最终的系统级封装(System in Package,SiP)整合。

台积电系统级晶圆技术提供了一个革新的选项,让12英寸晶圆能够容纳大量的晶粒,提供更多的运算能力,大幅减少数据中心的使用空间,并将每瓦性能提升好几个数量级。

台积电已经量产的首款SoW产品采用以逻辑芯片为主的整合型扇出(InFO)技术,而采用CoWoS技术的芯片堆叠版本预计于2027年准备就绪,能够整合SoIC、HBM及其他元件,打造一个强大且运算能力媲美数据中心服务器机架或甚至整台服务器的晶圆级系统。

台积电公布A16 1.6nm工艺:对比2nm性能提高10%、功耗降低20%

硅光子整合

台积电正在研发紧凑型通用光子引擎(COUPE)技术,以支持AI热潮带来的数据传输爆炸性成长。

COUPE使用SoIC-X芯片堆叠技术将电子裸晶堆叠在光子裸晶之上,相较于传统的堆叠方式,能够为裸晶对裸晶界面提供最低的电阻及更高的能源效率。

台积电计于2025年完成支持小型插拔式连接器的COUPE验证,接着于2026年整合CoWoS封装成为共同封装光学元件(Co-Packaged Optics,CPO),将光连接直接导入封装中。

车用先进封装

继2023年推出支持车用客户及早采用的N3AE制程之后,台积电藉由整合先进芯片与封装来持续满足车用客户对更高运算能力的需求,以符合行车的安全与质量要求。

台积电正在研发InFO-oS及CoWoS-R解决方案,支持先进驾驶辅助系统(ADAS)、车辆控制及中控电脑等应用,预计于2025年第四季完成AEC-Q100第二级验证。

本站所有文章、数据、图片均来自互联网,一切版权均归源网站或源作者所有。

如果侵犯了你的权益请来信告知我们删除。邮箱:business@qudong.com

标签: 台积电 1.6nm

相关文章